Enunciados de questões e informações de concursos
Considere a seguinte imagem do manual de fabricante, “Datasheet”, do controlador ESP32 - Séries (ESP32-D0WD, D0WDQ6, D2WD e S0WD) que descreve os endereços iniciais e finais dos diversos segmentos de memória interna integrada do ESP32:
Category | Target | Start Address | End Address |
Embedded Memory |
Internal ROM 0 | 0x4000_0000 | 0x4005_FFFF |
Internal ROM 1 | 0x3FF9_0000 | 0x3FF9_FFFF | |
Internal SRAM 0 | 0x4007_0000 | 0x4009_FFFF | |
Internal SRAM 1 | 0x3FFE_0000 | 0x3FFF_FFFF | |
0x400A_0000 | 0x400B_FFFF | ||
Internal SRAM 2 | 0x3FFA_E000 | 0x3FFD_FFFF | |
RTC FAST Memory | 0x3FF8_0000 | 0x3FF8_1FFF | |
0x400C_0000 | 0x400C_1FFF | ||
RTC SLOW Memory | 0x5000_0000 | 0x5000_1FFF |
Sabe-se que a SRAM do ESP32 conta com 3 segmentos divididos em SRAM 0, SRAM 1 e SRAM 2 cujas capacidades de memória são, respectivamente: